PERANCANGAN PADA FPGA ATAS MODEL PENERIMA DSRC STANDAR IEEE 802.11p
AFATIKA PUTRI ADIANTI, Ir. Budi Setiyanto, M.T.
2014 | Skripsi | TEKNIK ELEKTROTeknologi Dedicated Short-Range Communications (DSRC) adalah komunikasi nirkabel jarak dekat hingga menengah pada spektrum frekuensi yang telah dialokasikan khusus. Penggunaan perangkat DSRC pada kendaraan diharapkan dapat berperan dalam mengurangi angka kecelakan lalu-lintas dengan memungkinkan antar kendaraan yang berdekatan saling bertukar informasi. Lapis fisik DSRC mengikuti standar IEEE 802.11p yang menggunakan teknik penjamakan pembagian frekuensi ortogonal (Orthogonal Frequency Division Multiplexing, OFDM). OFDM memiliki beberapa keunggulan sehingga banyak digunakan di teknologi komunikasi. Penggunaan komputasi IFFT (Inverse Fast Fourier Transform) dan FFT (Fast Fourier Transform) memungkinkan implementasi yang layak atas pengirim dan penerima OFDM. Penelitian dilakukan dengan merancang model penerima OFDM pada FPGA (Field Programmable Gate Array) Xilinx Spartan-3E menggunakan VHDL (Very high speed integrated circuit Hardware Description Language). Hasil pengujian menunjukkan bahwa untuk implementasi model penerima OFDM perlu digunakan FPGA dengan kapasitas yang lebih besar dibanding FPGA Xilnx Spartan-3E. Namun, rancangan alternatif dengan FFT yang lebih kecil dapat diimplementasi pada FPGA tersebut.
Dedicated Short-Range Communications (DSRC) technology is a wireless communication for short to medium distance range on dedicated frequency spectrum. DSRC device utilizing in vehicle is proposed to decrease the number of accident by making a possibility of vehicles in certain distance to share information to each other. The physical layer of DSRC applies the IEEE 802.11p standard which uses the othogonal frequency division multiplexing (OFDM). For its lots of advantages, OFDM is often used in communiaction technology. Implementation of transmitter and receiver of OFDM is feasible by using IFFT (Inverse Fast Fourier Transform) and FFT (Fast Fourier Transform) computation. This research is done by designing a receiver model Of OFDM on FPGA (Field Programmable Gate Array) Xilinx Spartan-3E using the VHDL (Very high speed integrated circuit Hardware Description Language). The simulation results show that an FPGA with bigger resource is required for implementing the design. But an alternative design of a smaller FFT can be implemented on the FPGA Xilnx Spartan-3E.
Kata Kunci : OFDM, FPGA, DSRC, VHDL.